共找到 9 与假定页面的大小为 相关的结果,耗时55 ms
页式存储系统的逻辑地址是由页号和页内地址两部分组成的。假定页面的大小为4KB,地址变换过程如图3-8所示,图中逻辑地址用十进制数表示。图中有效地址经过变换后,十进制数物理地址a应为 ______。A.33220B.8644C.4548D.2500
页式存储系统的逻辑地址是由页号和页内地址两部分组成的。假定页面的大小为4K,地址变换过程如下图所示,图中逻辑地址用十进制表示。图中有效地址经过变换后,十进制物理地址a应为(38)。A.33220B.8644C.4548D.2500
页式存储系统的逻辑地址由页号和页内地址两部分组成。假定页面的大小为4K,地址变换过程如图2-1所示,图中逻辑地址用十进制表示。图2-1中有效地址经过变换后,十进制物理地址a应为(12)。A.33220B.8644C.4548D.2500
页式存储系统的逻辑地址是由页号和页内地址两部分组成的。假定页面的大小为4K,地址变换过程如图6-38所示,图中的逻辑地址用十进制表示。图中有效地址经过变换后,十进制物理地址a应为______。A.33220B.8644C.4548D.2500
页式存储系统的逻辑地址是由页号和页内地址两部分组成,地址变换过程如下图所示。假定页面的大小为8KB,图中所示的十进制逻辑地址9612经过地址变换后,形成的物理地址a应为十进制(27)。A.42380B.25996C.9612D.8192
页式存储系统的逻辑地址是由页号和页内地址两部分组成。假定页面的大小为4KB,地址变换过程如图5-2所示。图5-2中有效地址经过变换后,十进制物理地址a应为(23)。A.2500B.4548C.8644D.33220
某程序将256×256的矩阵置初值0。现假定分给这个矩阵的内存块为1页,页面大小为每页256个整数字。矩阵按行存放,开始时内存为空。若程序和有关变量已放在内存其他处,并常驻内存,且程序按如下编制: VAR A:ARRAY [1...256,1... 256]OF INTEGER; FOR I:=1
热门搜索: