为实现程序指令的顺序执行,CPU(1)中的值将自动加l。A.指令寄存器(IR)B.程序计数器(PC)C.地址寄存
为实现程序指令的顺序执行,CPU(1)中的值将自动加l。
A.指令寄存器(IR)
B.程序计数器(PC)
C.地址寄存器(AR)
D.指令译码器(ID)
解析:程序计数器(PC)用于存放指令的地址。当程序顺序执行时,每取出一条指令,PC内容自动增加一个值,指向下一条要取的指令。当程序出现转移时,则将转移地址送人PC,然后由PC指向新的程序地址。
计算机的主机构成是A.运算器、控制器、内存B.运算器、中央处理器、内存C.控制器、CPU、内存D.C 计算机类考试 2020-05-23 …
主存和CPU之间增加高速缓存的主要目的是______。A.解决CPU和主存之间的速度匹配问题B.扩大 计算机类考试 2020-05-23 …
主存和CPU之间增加高速缓存的主要目的是( )。A.解决CPU 和主存之间的速度匹配问题B.扩大主存 计算机类考试 2020-05-24 …
内存和CPU之间增加高速缓存的目的是A.解决CPU和内存之间的速度匹配问题B.扩大主存容量C.既扩大 计算机类考试 2020-05-24 …
主存和CPU之间增加高速缓存的目的是()。A.解决CPU和主存之间的速度匹配问题B.扩大王存容量C. 计算机类考试 2020-05-24 …
主存和CPU之间增加高速缓存的目的是()。A.解决CPU和主存之间的速度匹配问题B.扩大主存容量C. 计算机类考试 2020-05-24 …
●位于CPU与主存之间的高速缓冲存储器Cache用于存放部分主存数据的拷贝,主存地址与Cache地址 计算机类考试 2020-05-26 …
●位于CPU与主存之间的高速缓冲存储器(Cache)用于存放部分主存数据的拷贝,主存地址与Cache 计算机类考试 2020-05-26 …
● 位于CPU与主存之间的高速缓冲存储器(Cache)用于存放部分主存数据的拷贝,主存地址与Cach 计算机类考试 2020-05-26 …
在主存和CPU之间增加Cache的目的是(7)。A.增加内存容量B.提高内存的可靠性C.解决CPU与 计算机类考试 2020-05-26 …