共找到 283 与在CPU中 相关的结果,耗时42 ms
在程序运行过程中,CPU需要将指令从内存中取出并加以分析和执行。CPU依据( )来区分在内存中以二进制编码形式存放的指令和数据。A.指令周期的不同阶段B.指令和数据的寻址方式C.指令操作码的译码结果D.指令和数据所在的存储单元
在程序运行过程中,CPU 需要将指令从内存中取出来并加以分析和执行。CPU 依据() 来区分在内存中以二进制编码形式存放的指令和数据。A.指令周期的不同阶段B.指令和数据的寻址方式C.指令操作码的译码结果D.指令和数据所在的存储单元
在CPU中,常用来为ALU执行算术逻辑运算提供数据并暂存运算结果的寄存器是( )。A.程序计数器B.状态寄存器C.通用寄存器D.累加寄存器
在CPU中,常用为ALU执行算数逻辑运算提供数据并暂存运算结果的寄存器是( )。A.程序计算器 B.状态寄存器 C.通用寄存器 D.累加寄存器
在计算机系统中,( )是指在CPU执行程序的过程中,由于发生了某个事件,需要CPU暂时中止正在执行的程序,转去处理该事件,之后又回到被中止的程序A.调用B.调度C.同步D.中断
在网络运行中,发现设备 CPU 长时间占用过高,经检查发现下图中的 "Number of topology changes" 值频繁变化,可初步判断该故障由( )导致,可能的原因是( )。 display stp topology-change CIST topology chan
CPU:执行算术运算或者逻辑运算时,常将源操作数和结果暂存在( )中。A. 程序计数器 (PC) B. 累加器 (AC)C. 指令寄存器 (IR) D. 地址寄存器 (AR)
在计算机体系结构中,CPU内部包括程序计数器(PC)、存储器数据寄存器(MDR)、指令寄存器(IR)和存储器地址寄存器(MAR)等。若CPU要执行的指令为:MOV R1,#55(即将数值55传送到寄存器R1中),则CPU首先要完成的操作是(3)。A.PC→MARB.PC→IRC.55→MDRD.5
在CPU执行一段程序的过程中,Cache的存取次数为4600次,由主存完成的存取次数为400次。若 Cache的存取周期为5ns,CPU的平均访问时间为6.6ns,则主存的存取周期为(3)ns。A.18.6B.21.7C.23.8D.25
下面关于在I/O设备与主机间交换数据的叙述,(4)是错误的。A.中断方式下,CPU需要执行程序来实现数据传送任务B.中断方式和DMA方式下,CPU与I/O设备都可同步工作C.中断方式和DMA方式中,快速I/O设备更适合采用中断方式传递数据D.若同时接到DMA请求和中断请求,CPU优先响应DMA请求
热门搜索: