共找到 155 与CPU总线 相关的结果,耗时31 ms
基本总线周期划分为了T1、T2、T3、T4四个状态的CPU,当它执行一个正常的存储器读总线周期时,系统规定;读命令在T2开始时产生,T4开始时结束,则访问存储器地址信号的发生应在( )状态。A.T4状态B.T3状态C.T2状态D.T1状态
主机板的组成有CPU、存储器、电源及A.总线和音频系统B.芯片和电池C.底板和电器元件D.总线和插槽
下面关于芯片组,功能的叙述中,错误的是( )A.芯片组提供前端总线(处理器总线)功能用于和CPU连接B.芯片组提供存储器总线功能用于和存储器(内存条)连接C.芯片组提供I/O总线功能用于为外围设备提供I/O通道D.目前流行的北桥芯片(MCH)和南桥芯片(ICH)之间的数据传输速率一般为266MB/
基本总线周期划分为T1、T2、T3和T4四个状态的CPU,当它执行一个正常的存储器读总线周期时,系统规定:读命令在丁2开始时产生,T4开始时结束,则访问存储器地址信号的发出应在( )。A.T4状态B.T3状态C.T2状态D.T1状态
在具有PCI/ISA总线结构的现行奔腾机中,打印机一般是通过打印机接口连接到( )。A.CPU局部总线B.PCI总线C.ISA总线(AT总线)D.存储器总线
● (2) 决定了计算机系统可访问的物理内存范围。A.CPU的工作频率B.数据总线的位数C.地址总线的位数D.指令的长度
高速设备以DMA方式工作时,CPU放弃总线控制权交给DMA控制器控制系统总线,实现设备与主存间的数据交换。DMA传送前,CPU对DMA控制器进行(9)工作。A.预置主存首地址B.预置交换数据个数C.预置读/写命令D.预置主存首地址、交换数据个数及读/写命令
下列关于计算机性能的叙述中,错误的是A.CPU的工作频率越高, 处理速度就越快B.总线的传输速率与总线的时钟频率及总线的宽度有关C.主存的存储周期越长,存取速度就越快D.通常,Cache容量越长,访问Cache的命中率就越高
热门搜索: