共找到 155 与CPU总线 相关的结果,耗时20 ms
主机板的组成有CPU、存储器、电源及A.总线和音频系统B.芯片和电池C.底板和电器元件D.总线和插槽
在DMA方式下CPU与总线的关系是( )。A.只能控制地址总线B.只能控制数据总线C.呈隔离状态D.呈短接状态
DMA方式中,周期“窃取”是窃取一个( )。A.存储周期B.指令周期C.CPU周期D.总线周期
从计算机的逻辑组成来看,通常所说的PC机的“主机”包括A.中央处理器(CPU)和总线B.中央处理器(CPU)和主存C.中央处理器(CPU)、主存和总线D.中央处理器(CPU)、主存和外设
基本总线周期划分为了T1、T2、T3、T4四个状态的CPU,当它执行一个正常的存储器读总线周期时,系统规定;读命令在T2开始时产生,T4开始时结束,则访问存储器地址信号的发生应在( )状态。A.T4状态B.T3状态C.T2状态D.T1状态
在一个多主STD总线系统中,使用邮箱通信法,可实现各个多主CPU模板间的信息传送,所谓“邮箱”是指( )A.高速缓冲存储器B.系统存储器C.各多主CPU模板上的SDRAMD.各CPU芯片内部的RAM
CPU执行OUT DX,AL指令时,______的值输出到地址总线上。A.AL寄存器B.AX寄存器C.DL寄存器D.DX寄存器
假设某CPU的一个总线周期为50ns,时钟周期为、2ns,所访问的主存的存取速度为60ns,为了正确读出内存中的指令和数据,须在总线周期中插入的等待状态个数是( )。A.20个B.10个C.5个D.1个
计算机硬件之间的连接线路分为网状结构与总线结构,下列关于总线结构的形式说法错误的是A.以CPU为中心的双总线结构B.单总线结构C.以存储器为中心的双总线结构D.以运算器为中心的双总线结构
以某处理器为CPU的一台PC机,它的总线周期为40ns,要使该CPU稳定地工作在零等待状态下,则要求内存的存取周期必须在什么范围?( )A.大于40nsB.等于40nsC.等于80nsD.小于40ns
热门搜索: